您现在的位置是:主页 > 电路图及DIY > 电路设计论坛 >

    2019-01-21EDA行北京赛车滚雪球业及这三大EDA工具厂商你了

      从这个星期起,古巴人民终于可以使用手机上网,但对于许多每月收入在200元人民币左右的古巴老百姓来说,随心所欲地上网仍遥不可及。

      USB Type-C PD DFP 充电器 5V/12V@3A 输出适配器参考设计

      输入端各通道有降噪门、增益、相位、静音、和15段/31段参量均衡

      成立不到半年时间,重庆市集成电路设计产业园已经初见成效,国内外芯片设计翘楚纷纷落户,形成“芯”旗舰。

      速度控制一般都是有变频器实现,用伺服电机做速度控制,一般是用于快速加减速或是速度精准控制的场合,因为相对于变频器,伺服电机可以在几毫米内达到几千转,由于伺服都是...

      高层次设计是一种“概念驱动式”的设计,设计人员无须通过门级原理图描述电路,而是对设计目标进行功能描述,由于摆脱了电路细节的束缚,设计人员可以把精力集中于创造性的方案与概念构思上,一旦这些概念构思以高层次描述输入计算机后,EDA系统就能以规则驱动的方式自动完成整个设计。这样,新的概念得以迅速有效地成为产品,大大缩短了产品的研制周期。不仅如此,高层次的设计只是定义系统的行为特性,可以不涉及实现工艺,在厂家的综合库的支持下,利用综合优化工具可以将高层次的描述转化成对某种工艺优化的网表,工艺转化变得轻松容易。

      提供Actel、Altera、Lattice和Xilinx四家PLD/FPGA器件的通用跨厂商开发平台,最新推出了Altium Designer 10软件中集成了Aldec HDL仿真功能。

      matlab求解二阶滤波器元器件参数和参考程序及滤波器与控制器的介绍

      作为一款以“一个易用的工具来连接工程师与供应链,降低学习门槛,为工程师节约时间”为宗旨的EDA工具。...

      据他透露,经过这样机器学习后的设计效率可以提升4.2倍!即便设计需求不同,但是平均下来,设计面积和功耗优化可以5到10倍平均提升。他认为机器学习已经成为解决高复杂度、高成本挑战的强大技术,具有颠覆性的潜力。

      上一篇:谷歌TPU 3.0/英伟达GV100/华为昇腾910大比拼,谁将是AI时代的赢家?

      简单的逻辑电路通常是由门电路构成,也可以用三极管来制作,例如,一个NPN三极管的集电极和另一个NPN...

      图3.17.2.1STM32F103RBT6与W25X16连接电路图

      综合工具可以把HDL变成门级网表。这方面Synopsys工具占有较大的优势,它的Design Compile是作综合的工业标准,它还有另外一个产品叫Behavior Compiler,可以提供更高级的综合。另外最近美国又出了一家软件叫Ambit,说是比Synopsys的软件更有效,可以综合50万门的电路,速度更快。今年初Ambit被Cadence公司收购,为此Cadence放弃了它原来的综合软件Synergy。随着FPGA设计的规模越来越大,各EDA公司又开发了用于FPGA设计的综合软件,比较有名的有:Synopsys的FPGA Express,Cadence的Synplity,Mentor的Leonardo,这三家的FPGA综合软件占了市场的绝大部分。

      台积电中国业务发展副总经理罗镇球19日在2018中国芯片发展高峰论坛上表示,在全球前50大的IC设计...

      工具软件厂商巨头之一的Mentor Graphics被西门子以45亿美元现金方式收购,引起业内不少关注。今天,三大巨头之一的发布了业界首款已通过产品流片的第三代并行仿真平台Xcelium。然而,你是不是不知道行业及这三大EDA工具厂商还不够了解。看完以下内容你就明白了。

      今天,Cadence公司发布了业界首款已通过产品流片的第三代并行仿真平台Xcelium?。基于多核并行运算技术,Xcelium? 可以显著缩短片上系统(SoC)面市时间。

      较Cadence上一代仿真平台,Xcelium? 单核版本性能平均可提高2倍,多核版本性能平均可提高5倍以上。Cadence?Xcelium仿真平台已经在移动、图像、服务器、消费电子、物联网(IoT)和汽车等多个领域的早期用户中得到了成功应用,并通过产品流片验证。

      Cadence是一个专门从事电子设计自动化(EDA)的软件公司,由SDA Systems和ECAD两家公司于1988年兼并而成。是全球最大的电子设计技术(Electronic DesignTechnologies)、程序方案服务和设计服务供应商。其解决方案旨在提升和监控半导体、计算机系统、网络工程和电信设备、消费电子产品以及其它各类型电子产品的设计。

      产品涵盖了电子设计的整个流程,包括系统级设计,功能验证,IC综合及布局布线,模拟、混合信号及射频IC设计,全定制集成电路设计,IC物理验证,PCB设计和硬件仿真建模等。 其总部位于美国加州圣何塞(San Jose),在全球各地设有销售办事处、设计及研发中心。2016年,Cadence被《财富》杂志评为“全球年度最适宜工作的100家公司”。

      EDA是IC电子行业必备的设计工具软件,是IC产业链最上游的子行业。Cadence、Synopsys、Mentor Graphics是EDA工具软件厂商全球三大巨头。去年11月份,Mentor Graphics被西门子以45亿美元现金方式的收购。

      EDA工具是电子设计自动化(ElectronicDesignAutomation)的简称,是从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。利用EDA工具,工程师将芯片的电路设计、性能分析、设计出IC版图的整个过程交由计算机自动处理完成。

      由于上世纪六十七年代,集成电路的复杂程度相对偏低,这使得工程师可以依靠手工完成集成电路的设计、布线等工作。但随着集成电路越来越复杂,完全依赖手工越来越不切实际,工程师们只好开始尝试将设计过程自动化,在1980年卡弗尔.米德和琳.康维发表的论文《超大规模集成电路系统导论》提出了通过编程语言来进行芯片设计的新思想,加上集成电路逻辑仿真、功能验证的工具的日益成熟,使得工程师们可以设计出集成度更高且更加复杂的芯片。

      1986年,硬件描述语言Verilog问世,Verilog语言是现在最流行的高级抽象设计语言。1987年,VHDL在美国国防部的资助下问世。这些硬件描述语言的问世助推了集成电路设计水平的提升。随后,根据这些语言规范产生的各种仿真系统迅速被推出,这使得设计人员可对设计的芯片进行直接仿真。随着技术的进步,设计项目可以在构建实际硬件电路之前进行仿真,芯片布线布局对人工设计的要求和出错率也不断降低。

      时至今日,尽管所用的语言和工具仍然不断在发展,但是通过编程语言来设计、验证电路预期行为,利用工具软件综合得到低抽象级物理设计的这种途径,仍然是数字集成电路设计的基础。一位从事CPU设计的工程师表示,“在没有EDA工具之前,搞电路要靠人手工,对于大规模集成电路有上亿晶体管的设计用手工简直是不可为的。可以说有了EDA工具,才有了超大规模集成电路设计的可能”。

      Cadence公司发布业界首款已通过产品流片的第三代并行仿真平台Xcelium?。ARM和ST都发表了自己的看法。

      “不论是ARM还是我们的合作伙伴,交付产品以达到客户预期的能力,不可避免的需要快速和严格的验证环节,”ARM公司技术服务产品部总经理Hobson Bullman说,“Xcelium并行仿真平台对于基于ARM的SoC设计,在门级仿线倍的性能提升,在RTL仿线倍的性能提升。基于这些结果,我们期待Xcelium可以帮助我们更快和更可靠的交付最复杂SOC,”

      “针对智能汽车和工业物联网应用中复杂的28nm FD-SOI SoC和ASIC设计,快速和可扩展的仿真是满足严苛开发周期的关键!” 意法半导体公司CPU团队经理Francois Oswald说到,“我们使用CadenceXcelium并行仿真平台,在串行模式DFT仿线倍的速度提升,所以数字和混合信号SoC验证团队选择Xcelium作为标准的仿真解决方案。”

      多核仿真,优化运行时间,加快项目进度。第三代Xcelium仿真平台源于收购Rocketick公司带来的技术,是业内唯一正式发布的基于产品流片的并行仿真平台。利用Xcelium可显著缩短执行时间,在寄存器传输级(RTL)仿线倍,门级仿线倍,DFT仿线倍,节约项目时间达数周至数月。

      应用广泛:Xcelium仿真平台支持多种最新设计风格和IEEE标准,使工程师无需重新编码即可提升性能。

      使用方便:Xcelium仿真平台的编译流程将设计与验证测试环境代码分配至最优引擎,并自动选取最优CPU内核数目,提高执行速度。

      采用多项专利技术提高生产力(申请中):优化整个SoC验证时间的新技术包括:为达到快速验证收敛的SystemVerilog Testbench覆盖率和多核并行编译。

      “在设计开发高质量新产品时,验证通常是最耗费成本和时间的环节,”Cadence公司高级副总裁兼数字签核事业部和系统验证事业部总经理AnirudhDevgan博士表示。“Xcelium仿真平台、JasperGold?Apps、Palladium? Z1企业级仿真平台和Protium? S1 FPGA原型验证平台共同构成了市场上最强大的验证产品套件,帮助工程师加快设计创新的步伐。”

      全新Xcelium仿真平台是Cadence验证套件家族的新成员,继承Cadence的创新传统,并全面符合Cadence系统设计实现(SDE)战略,该战略的宗旨是帮助系统和半导体设计公司有效的开发更完整、更具竞争力的终端产品。该验证套件(Cadence Verification Suite)包含最先进的核心引擎技术,采用多种验证架构技术及解决方案,帮助客户优化设计质量,提高生产力,满足不同应用和垂直领域的验证需求。

      Cadence同时发布Protium S1 FPGA原型验证平台——Cadence验证产品家族的新成员,原型验证时间缩短最高达50%。北京赛车滚雪球

网站地图