您现在的位置是:主页 > 电路图及DIY > 电路设计论坛 >

    2019-01-18IC-设计高成本暗现EDA发展契机 听专家指点

      &&IC-设计高成本暗现EDA发展契机 听专家指点在65nm节点,IC设计成本和设计团队的增加,为EDA行业呈现了一个发展机会。据International Business Strategies公司的首席执行官Handel Jones的观点,如果EDA行业能够提供生产率更高的解决方案,让客户不必持续增加人头数就能够做65nm设计,那么,EDA行业的增长率有望增加。“EDA行业要做的事情就是点点设计团队的人头数,然后,考察如何通过提供生产率更高的工具,来减缓或减低人头数的增加,”Jones说。

      Jones认为,EDA市场的发展比IC行业要快。在1996年,他就曾经说,半导体公司的研发支出大约占收入的5.5%。到2010年,他说,研发支出将几乎占收入的14%,其中一些公司的支出可能高达20%到25%。“各公司无法继续增加研发人员,”Jones说,“他们必须让工程师提高生产率,为此,你就要提高工具的生产率。”

      Jones认为,随着芯片制造商采用像电压岛和后偏置技术来管理泄漏电流,65nm晶圆量产将比原先认为的时间要快得多。各公司已经自动自发地采取“重大的妥协”以实现更高的65nm门密度,包括在芯片面积和性能中的折衷,以及转向多核架构, Jones说。

      Jones认为,泄漏电流正在成为65nm芯片设计工程师面对的头号问题。他的观点与最近EE Times设计调查所得到的结论一致,调查发现芯片设计工程师目前最为关心的是功能验证和时序收敛,但是,随着特征尺寸的缩小,他们预期管理泄漏电流将成为他们最为关心的问题。

      “我们认为,为了解决该领域的问题,需要全新的系列工具和环境,”Jones说,“这是一组全新的变量—你如何折衷电流和频率?你如何做那些折衷是一件应该在设计开始就应该做的事情,而不是到后端才做。这是一个根本变化。”

      着重于为该领域提供方案的公司之一就是Zenasis科技。Zenasis采用拥有专利的“混合优化”技术来分析逻辑、物理和三极管级设计。根据Zenasis公司总裁兼首席执行官Dennis Harmon的观点,各公司正在艰难地作出折衷,以减轻65nm及其以上节点的泄漏电流问题。

      “但是,你不能以牺牲频率的代价来改善泄漏功率,”Harmon说,“我要说,不管你在哪一个设计节点,你都会关注工作频率。没有人想让系统的运行慢下来,人们总是想让系统跑得更快。”

      Jones表示,65nm设计中的效率低下、面积和成本的增加以及所达到的性能速度比芯片制造的期望要低,等等因素将“使IC供应商说‘我们需要更好的工具并要跟EDA行业建立不同的关系。’”

      设计成本—在典型情况下是随着设计类型的改变而改变—在65nm节点是随着项目团队规模越来越大而呈现增长之势,Jones说。他估计在65nm节点,项目管理成本占总设计成本的20%到25%,比90nm的12%到15%大幅上升。北京赛车

      Jones还指出,有多种产品都被称为65nm设计。例如,闪存制造商,通过测量特征尺寸的半引脚间距(half-pitch),来划分工艺及节点;这种划分方法比英特尔公司和其它逻辑制造商所采用的保守方法更为积极。

      “在生产工艺中,英特尔可能领先业界12到18个月,如果你逐个比较的话,”Jones说。Jones估计在2005年有41个设计开始采用65nm,他预测今年将有127个采用65nm的设计,而2007年将增加239个。这些设计当中,有些开始就包括测试芯片,Jones表示,跟实际产品相比,“你现在有可能量产的设计就有30到40个,”他说,“到年底,大约有60到70个设计将量产。”

      Jones指出,造成65nm设计成本高昂的部分原因是该设计节点尚处于非常初级的阶段。他希望成本有所降低,但是,不会像以前的节点下降得那么快。“我们已经看到一些成本的下降,但是,你必须做的验证项目的数量却非常广泛,”Jones说,“我们已经看到每一个设计的验证成本急剧增长。”

      Harmon表示,Zenasis公司的ZenTime工具有助于消费者缩短其达成频率目标所花的时间,他指出他们不要指望花上几个月这么奢侈的时间。

      “一旦消费需求转移到对移动设备的需求,现在你必须着重在频率和功率之间作出折衷,”Harmon说,“当你转向65nm及以下工艺时,那就不仅仅是静态或‘上’电的问题了。”

      各公司正利用多种多样的技术来抗击泄漏功率问题,Harmon说,包括多电压阀值设计,以及电压岛和后偏置。“凡是你想得起的,他们都会尝试,”他说。

      ·应对中国半导体市场的变化 专家为EDA支招(12.12 10:35)

      ·IP验证挑战业界呼唤互用性与兼容性标准(6.24 14:30)

      ·中国IC器件设计需要创立更多自有品牌产品(6.24 11:5)

      ·EDA工具供应步伐滞后 内部开发势头看涨(4.12 8:20)

      这个女人是不是很狂,很野?小in觉得,如果撇开感情生活这种私人问题,粉上Amber Heard大概是分分钟的事情。

      大家都知道,印刷电路板布局决定着所有电源的成败,决定着功能、电磁干扰 (EMI) 和受热时的表现。开关电源布局不是魔术,并不难,只不过在最初设计阶段,可能常常被忽视。然而,因为功能和 EMI 要求都要必须满足,所以对电源功能稳定性有益的安排也常常有利于降低 EMI 辐射,那么晚做不如早做。还应该提到的是,从一开始就设计一个良好的布局不会增加任何费用,实际上还可以节省费用,因为无需 EMI 滤波器、机械屏蔽、花时间进行 EMI 测试和修改 PC 板。

      从应用领域来看,EDA技术已经渗透到各行各业,如上文所说,包括在机械、电子、通信、航空航航天、化工、矿产、生物、医学、军事等各个领域,都有EDA应用。另外,EDA软件的功能日益强大,原来功能比较单一的软件,现在增加了很多新用途。如AutoCAD软件可用于机械及建筑设计,也扩展到建筑装璜及各类效果图、汽车和飞机的模型、电影特技等领域。

      CEVA-BX采用的全新DSP架构结合了DSP内核固有的低功耗和大型控制代码库的高级编程和紧凑代码大小要求。CEVA-BX使用11级流水线路VLIW微架构,提供了采用双标量计算引擎的并行处理、加载/存储和程序控制,达到2 GHz主频(基于台积电(TSMC) 的7nm工艺节点,使用通用标准单元和存储器编译器)。CEVA-BX指令集架构(ISA)支持广泛用于神经网络推理、降噪和回声消除的单指令多数据(SIMD),以及用于高精度传感器融合和定位算法的半精度、单精度和双精度浮点单元。

      已知此项目需要完成的功能:(1)使用FPGA控制超声波测距模块,完成测距任务;(2)使用数码管显示测....

      一年后,张忠谋受邀回台,担任台湾工业研究院院长,并在当局的支持下创立了台积电,首创半导体代工模式。-同时,张忠谋还兼任联电的董事长,成了曹兴诚的顶头上司。曹兴诚说,他万万没想到,这位声名赫赫的半导体巨人,回台的件事就是照搬了自己的创意。不过人在屋檐下不得不低头,曹兴诚唯有按下愤慨。时隔多年后,在联电有能力与台积电掰手腕时,曹兴诚才对外提及这段往事,张忠谋则从未回应。外界为此争论不休,是非曲直唯有天知地知。

      热门评论网友评论只代表同花顺网友的个人观点,不代表同花顺金融服务网观点。

      这个器件的典型应用包括模拟和数字传感器系统,数字电机控制,遥控,恒温器,数字定时器,手持仪表。 特性 低电源电压范围: 3.6V到低至1.8V 超低功耗 激活模式(AM):所有系统时钟激活 8MHz,3.0V,闪存程序执行时为230μA/MHz(典型值) 8MHz,3.0V,RAM程序执行时为110μA /MHz(典型值) 待机模式(LPM3):带有晶振的实时时钟,看门狗且电源监控器可用,完全RAM保持,快速唤醒: 2.2V时为1.7μA,3.0V时为2.1μA(典型值)低功耗振荡器(VLO),通用计数器,看...

      本文主要详谈EDA技术的特点及作用,首先介绍了EDA技术的发展历程,其次阐述了特点及作用,最后介绍了...

      2017年底,古巴电信公司首次推出手机上网服务,但主要面向古巴部分官方媒体记者以及外国企业、使馆等特定用户。2018年8月至9月,古巴电信公司为此次开通移动互联网服务进行了3次全国手机上网免费测试。

      1、引言 电子产品随着技术的进步,更新换代速度可谓日新月异。EDAI辉lectronicDesignAutomatic)技术的应用很好地...

      2017年全球包括EDA、半导体知识产权(SIP),以及服务等在内的整体EDA产业市场规模约为85-...

      高性能 i.MX RT 处理器助力智能节点无需联网实现机器学习

      问科技领域最为火热的词汇,相信很多人都会回答人工智能;要说与人工智能最为密切的核心...

网站地图